摘要:本發明提供了一種改善鎖相調頻電路寬帶調制平坦度的數字處理裝置,FPGA可編程邏輯器件對原始基帶信號進行緩存濾波處理,輸出基帶信號A至高速A/D轉換器;接收高速A/D轉換器輸出的A/D量化數據,一路輸出至低通濾波器模塊,另一路延時后輸出至高速D/A轉換器B;低通濾波模塊對A/D量化數據進行低通濾波后輸出至高速D/A轉換器A,換成基帶信號B,通過模擬低通濾波器轉換為基帶信號C輸出到環路低通濾波器;高速D/A轉換器B把A/D量化數據轉換成基帶信號D,輸出至壓控振蕩器。本發明能改善鎖相調頻電路對基帶信號低頻分量的響應穩定性,使鎖相調頻電路具有平坦特性穩定的寬帶調制性能。
- 專利類型發明專利
- 申請人西北工業大學;
- 發明人孫文友;段哲民;祝小平;宋祖勛;胡永紅;張小林;
- 地址710072 陜西省西安市友誼西路127號
- 申請號CN201410627415.1
- 申請時間2014年11月10日
- 申請公布號CN104378107A
- 申請公布時間2015年02月25日
- 分類號H03L7/08(2006.01)I;H03L7/18(2006.01)I;H03B5/04(2006.01)I;