摘要:一種應用在整數分頻鎖相環中的帶雜散抑制功能的鑒頻鑒相器電路。此鑒頻鑒相器電路包括兩個二分頻電路,2個基于動態觸發器的相位頻率檢測器PFD,隨機信號產生邏輯電路和數字選擇邏輯電路。首先由兩個二分頻電路將晶振輸入的參考時鐘信號REF_1和鎖相環中整數除法器反饋來的信號DIV_1進行二分頻操作到的信號REF_2和DIV_2。兩路相位頻率檢測器PFD1和PFD2分別探測REF_1,DIV_1和REF_2,DIV_2信號得出相應的包含相位頻率信息的時鐘脈沖輸入到數字選擇邏輯電路中。數字選擇邏輯電路包含一些選擇器,由隨機信號產生邏輯電路輸出的隨機信號驅動,將PFD1和PFD2產生的脈沖信號UP_1,DN_1和UP_2,DN_2經過驅動后隨機化輸出到其后的電荷泵電路,以實現將雜散信號分散以便降低其功率譜密度,實現雜散抑制的效果。
- 專利類型發明專利
- 申請人江蘇博納雨田通信電子有限公司;
- 發明人呂愛俊;沈劍均;葉松;
- 地址210016 江蘇省南京市玄武區黃埔路2號黃埔科技大廈B座16樓
- 申請號CN201310194489.6
- 申請時間2013年05月23日
- 申請公布號CN103312319B
- 申請公布時間2015年09月23日
- 分類號H03L7/085(2006.01)I;