摘要:本實用新型涉及一種用于X86架構平臺上的時序控制系統,其包括電源模塊以及與電源模塊相互連接的CPU控制模塊,因在電源模塊與CPU控制模塊的共有端設置有用于逐步發生相關信號并產生用于控制電源模塊與CPU控制模塊的CPLD時序控制模塊,可以通過CPLD時序控制模塊的軟件程序,來達到使X86架構上電時序,采用CPLD軟件程序來控制時序的系統,打破傳統X86架構的硬件上電時序控制,而進行的CPLD軟件程序上電的時序控制系統。與現有技術的相互比較,本實用新型還具有成本低的有益技術效果。
- 專利類型實用新型
- 申請人深圳華北工控股份有限公司;
- 發明人王青國;
- 地址518000 廣東省深圳市寶安區西鄉鐵崗小庫桃花源科技創新園A棟6樓
- 申請號CN201020127766.3
- 申請時間2010年03月10日
- 申請公布號CN201638103U
- 申請公布時間2010年11月17日
- 分類號G06F1/04(2006.01)I;G06F1/26(2006.01)I;