摘要:本發明公開了一種像素結構,其包括:像素電極;主動開關,耦接于所述像素電極;共通線,跟所述像素電極之間形成有一第一存儲電容;以及十字形導電線,跟所述像素電極之間形成有一第二存儲電容。本發明像素結構具有并列的多個存儲電容同時保持像素結構的像素電壓大小,減小多個寄生電容的影響,改善耦合效應的影響。
- 專利類型發明專利
- 申請人惠科股份有限公司;重慶惠科金渝光電科技有限公司;
- 發明人陳猷仁;
- 地址518000 廣東省深圳市寶安區石巖街道水田村民營工業園惠科工業園廠房1、2、3棟,九州陽光1號廠房6、7樓
- 申請號CN201611271036.9
- 申請時間2016年12月30日
- 申請公布號CN106527006A
- 申請公布時間2017年03月22日
- 分類號G02F1/1362(2006.01)I;G02F1/1343(2006.01)I;