摘要:本發明公開了一種基于可變碼率的糾錯碼提高固態盤的可靠性方法,隨著固態盤存儲密度的提升,數據可靠性遭到破壞。糾錯碼被使用以保證數據可靠性,在固態盤使用的整個過程,傳統的方法采用同一碼率的糾錯碼來保證數據的整體可靠性。但是,在固態盤使用的最初階段,擦寫次數較少,比特錯誤率較低,需要較低糾錯能力的碼,采用這種同一碼率的糾錯碼會造成一定的空間和計算開銷。為了適應固態盤閃存壽命的變化,我們采用具有不同碼率的糾錯碼來保證數據的可靠性進而提升性能和降低開銷。具有不同碼率的低密度奇偶檢驗碼被采用,同時根據固態盤閃存塊的使用情況采用不同的LDPC譯碼方法,以取得可靠性和譯碼延遲之間的平衡。
- 專利類型發明專利
- 申請人華中科技大學;
- 發明人吳非;謝長生;張猛;馬瑞祥;
- 地址430074 湖北省武漢市洪山區珞喻路1037號
- 申請號CN201610834489.1
- 申請時間2016年09月20日
- 申請公布號CN106484558A
- 申請公布時間2017年03月08日
- 分類號G06F11/10(2006.01)I;