摘要:本發明公開了一種吉比特速率的全數字時域并行定時同步系統及方法,其系統包括并行插值濾波器、時序調整器、并行數控振蕩器、并行定時誤差檢測器和環路濾波器;當通信系統的定時同步模塊啟動,并行插值濾波器對接收到的并行數字信號進行定時同步插值,其方法具體包括如下步驟,根據分數間隔補償信號μ(n)對N路并行數字信號x(n)進行插值濾波;根據使能信號en(n)對插值濾波后的信號g(n)進行時序調整,輸出N路并行的有效輸出值h(n);采用Gardner算法根據N路并行的有效輸出值h(n)計算獲得定時誤差e(n),并根據定時誤差獲取定時恢復后的N路有效數據y(n);本發明提供的這種系統及方法,可實現多路并行數字信號的定時同步,降低吉比特速率的高速傳輸條件下數字定時同步系統對數字器件和芯片處理速度的要求。
- 專利類型發明專利
- 申請人華中科技大學;
- 發明人魯放;董燕;程紅偉;
- 地址430074 湖北省武漢市洪山區珞喻路1037號
- 申請號CN201610908045.8
- 申請時間2016年10月18日
- 申請公布號CN106506135A
- 申請公布時間2017年03月15日
- 分類號H04L7/00(2006.01)I;