摘要:本發明公開了一種異構輕量級的真隨機數產生器,包括異構隨機源模塊、后處理模塊、FIFO模塊和時鐘產生模塊;時鐘產生模塊將系統時鐘分頻后輸出采樣時鐘信號和輸出時鐘信號,異構隨機源模塊的使能端用于連接使能信號,當使能信號有效時,異構隨機源模塊工作并產生第一隨機序列,后處理模塊對第一隨機序列進行消偏處理后輸出第二隨機序列,FIFO模塊對所述第二隨機序列進行緩存并根據所述輸出時鐘的頻率要求將真隨機數據并行輸出。本發明采用數字電路實現的異構輕量級的真隨機數產生器,采用異構亞穩態電路單元來構建真隨機數產生電路,利用不同亞穩態電路結構具有不相干性,來進行組合增強隨機性,從而減少電路規模,并且實現方法簡單。
- 專利類型發明專利
- 申請人華中科技大學;
- 發明人鄭朝霞;鄒雪城;余國義;蔚然;李九陽;
- 地址430074 湖北省武漢市洪山區珞喻路1037號
- 申請號CN201210472888.X
- 申請時間2012年11月20日
- 申請公布號CN102968290B
- 申請公布時間2015年08月26日
- 分類號G06F7/58(2006.01)I;