摘要:本實用新型公開了一種時鐘用異步FIFO存儲器,包括:數據輸入端、主放大電路、雙端口存儲單元、邏輯控制電路、讀/寫地址譯碼電路、讀寫控制存儲電路和數據輸出端,所述數據輸入端、主放大電路、雙端口存儲單元和數據輸出端依次連接,所述雙端口存儲單元分別與讀/寫地址譯碼電路和邏輯控制電路相連接,所述讀寫控制存儲電路與讀/寫地址譯碼電路相連接。通過上述方式,本實用新型時鐘用異步FIFO存儲器能夠提高電路速度,簡化電路結構,降低生產成本。
- 專利類型實用新型
- 申請人常州芯奇微電子科技有限公司;
- 發明人陳峰;
- 地址213000 江蘇省常州市鐘樓區鐘樓經濟開發區玉龍路6號鐘樓高新技術創業服務中心大樓6663號
- 申請號CN201220233397.5
- 申請時間2012年05月23日
- 申請公布號CN202650546U
- 申請公布時間2013年01月02日
- 分類號G11C11/413(2006.01)I;