摘要:本實用新型公開了一種高效數字/模擬轉換電路。包括ARM9處理器,CPLD可編程邏輯電路信號引出線連接至高精度數字/模擬轉換電路。本實用新型結合了CPLD編程技術和數字/模擬轉換器,提供了一種適用于對要求實現高效數據D/A處理的數字電路。在數字/模擬轉換器的基礎上,通過CPLD軟件的支持,該數字電路可以以24位的精度快速地處理數字信號。并可根據具體的應用場合設置不同的時鐘。作為一種數字/模擬轉換芯片與數據總線相接,可擴展性強。
- 專利類型實用新型
- 申請人杭州億恒科技有限公司;
- 發明人賀惠農;秦熠;穆立江;
- 地址310003浙江省杭州市上城區紫金巷26號402室
- 申請號CN200720113049.3
- 申請時間2007年08月10日
- 申請公布號CN201113980Y
- 申請公布時間2008年09月10日
- 分類號H03M1/66(2006.01);