子設計綜合試驗箱是針對電子信息類專業學生《電子系統設計》、《課程設計》以及畢業設計、電子設計競賽培訓、大學生電子系統創新設計等實驗實踐教學開發設計的。該平臺以單片機與FPGA、CPLD為核心設計的綜合設計實驗系統。系統采用模塊化設計,綜合了單片機、FPGA、CPLD以及數字電子技術、模擬電子技術等知識。
該實驗平臺提供了單片機開發板、FPGA開發板、液晶顯示模塊、LED顯示模塊、CPLD模塊以及2路低速D/A轉換、8路低速A/D轉換、2路高速D/A轉換電路等。具體結構如下圖:
學生可根據具體的實驗要求和設計要求設計電子系統的前向通道、后向通道,并插入該實驗平臺的擴展座上,并和實驗平臺相關模塊接口后就可以進行相應的軟硬件調試和測試??赏瓿奢^為復雜的綜合性、設計性、創新性實驗項目。
核心模塊,如單片機開發板、FPGA開發板、CPLD模塊等可獨立使用,可作為學生學習《單片機》、《EDA技術》等課程的學習板。實驗平臺上的儀器模塊是全開放的,學生可在該實驗平臺上可做二次開發,也可以通過實驗平臺上各模塊的組合,開發、設計出不同的電子系統。
該實驗平臺也可作為電子技術綜合課程設計實驗平臺、學生開放實驗項目、創新實驗項目的訓練實驗平臺,以及本科生的單片機與FPGA的入門級教學實驗系統,同時該實驗系統也可作為研究生、電子工程師等使用者的開發平臺和輔助培訓工具。開發工程師可使用VHDL語言、Verilog語言、原理圖,結合Quartus II集成開發環境開發FPGA的應用,使用C語言或匯編語言開發單片機應用程序。
該實驗平臺實物對應模塊如圖2。

基于該實驗平臺可開設的單片機實驗項目:
(1) 單片機定時器實驗;
(2) 單片機中斷實驗項目;
(3) 數字鐘綜合設計項目;
(4) 并行A/D、D/A轉換實驗項目;
(5) 串行行A/D、D/A轉換實驗項目;
(6) 語音數字化存儲與回放項目(需學生設計前向和后向模擬通道)
(7) 頻率測量項目
基于該實驗平臺可開設基于FPGA、CPLD的實驗項目:
(1) 基本的數字邏輯實驗項目;
(2) 等精度頻率測量項目;
(3) DDS信號源綜合實驗項目;
(4) 失真度測試項目;
(5) 高速數據采集項目;
(6) FSK、PSK、ASK等調制與解調實驗項目;
(7)除了可開設以上實驗項目外,還可以開設其它基于單片機、FPGA、CPLD等的綜合性、創新性實驗項目。
作品名稱:EDI-2電子設計綜合實驗箱
學?;騿挝唬核拇◣煼洞髮W