摘要:本發明提供一種FPGA芯片間的IO信道調試方法,包括以下步驟:主控FPGA芯片和從控FPGA芯片分別向對方發送用于進行信號采樣訓練的第一訓練序列;主控FPGA芯片完成信號采樣訓練之后,向從控FPGA芯片發送第二訓練序列;接收到第二訓練序列的從控FPGA芯片在完成信號采樣訓練之后,也向主控FPGA芯片發送第二訓練序列,同時進入正常通信模式;接收到第二訓練序列的主控FPGA芯片也進入正常通信模式。通過使用主從控制單元和兩種訓練序列,將動態相位調整方法應用到兩端都不是固定IO信道的相位自適應通信工作中,提高IO信道通信的穩定性,可實現對時鐘頻率、PCB生產工藝、FPGA內部布局布線引起眼圖區間的變化的自適應調整。
- 專利類型發明專利
- 申請人東軟集團股份有限公司;
- 發明人曲賀;
- 地址110179 遼寧省沈陽市渾南新區新秀街2號
- 申請號CN201310513106.7
- 申請時間2013年10月24日
- 申請公布號CN103559111B
- 申請公布時間2016年01月20日
- 分類號G06F11/26(2006.01)I;G06F13/16(2006.01)I;